注文金額が
$5000LC4256V-3TN100C
CPLD ispMACH® 4000V Family 256 Macro Cells 322MHz 180nm Technology 3.3V 100-Pin TQFP Tray
ブランド: Lattice Semiconductor Corporation
製造元部品 #: LC4256V-3TN100C
データシート: LC4256V-3TN100C データシート (PDF)
パッケージ/ケース: TQFP-100
特徴
- High Performance
- fMAX = 400MHz maximum operating frequency
- tPD = 2.5ns propagation delay
- Up to four global clock pins with programmable clock polarity control
- Up to 80 PTs per output
- Ease of Design
- Enhanced macrocells with individual clock, reset, preset and clock enable controls
- Up to four global OE controls
- Individual local OE control per I/O pin
- Excellent First-Time-FitTM and refit
- Fast path, SpeedLockingTM Path, and wide-PT path
- Wide input gating (36 input logic blocks) for fast counters, state machines and address decoders
- Zero Power (ispMACH 4000Z) and Low Power (ispMACH 4000V/B/C)
- Typical static current 10µA (4032Z)
- Typical static current 1.3mA (4000C)
- 1.8V core low dynamic power
- ispMACH 4000Z operational down to 1.6V VCC
- Broad Device Offering
- Multiple temperature range support
- – Commercial: 0 to 90°C junction (Tj)
- – Industrial: -40 to 105°C junction (Tj)
- – Extended: -40 to 130°C junction (Tj)
- For AEC-Q100 compliant devices, refer to LA-ispMACH 4000V/Z Automotive Data Sheet
- Easy System Integration
- Superior solution for power sensitive consumer applications
- Operation with 3.3V, 2.5V or 1.8V LVCMOS I/O
- Operation with 3.3V (4000V), 2.5V (4000B) or 1.8V (4000C/Z) supplies
- 5V tolerant I/O for LVCMOS 3.3, LVTTL, and PCI interfaces
- Hot-socketing
- Open-drain capability
- Input pull-up, pull-down or bus-keeper
- Programmable output slew rate
- 3.3V PCI compatible
- IEEE 1149.1 boundary scan testable
- 3.3V/2.5V/1.8V In-System Programmable (ISP™) using IEEE 1532 compliant interface
- I/O pins with fast setup path
- Lead-free package options
仕様
パラメータ | 価値 | パラメータ | 価値 |
---|---|---|---|
Product Status | Active | Programmabe | Not Verified |
Programmable Type | In System Programmable | Delay Time tpd(1) Max | 3 ns |
Voltage Supply - Internal | 3V ~ 3.6V | Number of Logic Elements/Blocks | 16 |
Number of Macrocells | 256 | Number of Gates | - |
Number of I/O | 64 | Operating Temperature | 0°C ~ 90°C (TJ) |
Mounting Type | Surface Mount | Package / Case | 100-LQFP |
Supplier Device Package | 100-TQFP (14x14) | Series | ispMACH® 4000V |
Package | Tray |
配送
配送タイプ | 配送料 | リードタイム | |
---|---|---|---|
DHL | $20.00-$40.00 (0.50 KG) | 2-5 日々 | |
フェデックス | $20.00-$40.00 (0.50 KG) | 2-5 日々 | |
UPS | $20.00-$40.00 (0.50 KG) | 2-5 日々 | |
TNT | $20.00-$40.00 (0.50 KG) | 2-5 日々 | |
EMS | $20.00-$40.00 (0.50 KG) | 2-5 日々 | |
登録された航空便 | $20.00-$40.00 (0.50 KG) | 2-5 日々 |
処理時間:送料は地域や国によって異なります。
支払い
支払条件 | ハンドフィー | |
---|---|---|
電信送金 | 銀行手数料 US$30.00 を請求します。 | |
ペイパル | 4.0%のサービス料がかかります。 | |
クレジットカード | 3.5%のサービス料がかかります。 | |
ウエスタンユニオン | charge US.00 banking fee. | |
送金サービス | 銀行手数料は 0.00 米ドルかかります。 |
保証
1.購入した電子部品には365日保証が含まれており、製品の品質を保証します。
2.受け取った商品の一部が完璧な品質ではない場合、当社は責任を持って返金または交換を手配します。 ただし、商品は元の状態のままでなければなりません。
パッキング
-
ステップ1 :製品
-
ステップ2 :真空包装
-
ステップ3 :静電気防止袋
-
ステップ4 :個包装
-
ステップ5 :梱包箱
-
ステップ6 :バーコード配送タグ
すべての製品は静電気防止袋に梱包されます。 ESD 帯電防止保護を備えた状態で出荷されます。
社外の ESD 梱包ラベルには、部品番号、ブランド、数量などの当社の情報が使用されます。
私たちは出荷前にすべての商品を検査し、すべての製品が良好な状態であることを確認し、部品が新しいオリジナルでデータシートと一致していることを確認します。
すべての商品に問題がないことを確認した後、梱包後、安全に梱包し、グローバルエクスプレスで発送します。 優れた耐穿刺性と耐引裂性を示し、シールの完全性も良好です。
パーツポイント
-
LC4256V-3TN100C is a Complex Programmable Logic Device (CPLD) manufactured by Lattice Semiconductor. It offers 256 macrocells, 4,000 usable gates, and 98 I/O pins in a TQFP package. This chip is ideal for applications that require low-power, high-density programmable logic solutions with fast performance.
-
Equivalent
Some equivalent products of LC4256V-3TN100C chip are Altera Cyclone IV EP4CE6E22C8N and Xilinx Spartan-3 XC3S500E-4PQG208C. These products offer similar features and performance capabilities but may vary in terms of specific functionalities and compatibility. -
Features
The LC4256V-3TN100C is a 3.3V, I/O optimized CPLD with 256 macrocells, 46 I/O pins, and 5V tolerant on all I/O pins. It has in-system programmability, reprogrammable up to 100,000 times, and is suitable for low power applications. It also includes EEPROM for non-volatile storage of configuration data. -
Pinout
The LC4256V-3TN100C is a CPLD with 100 pins. Pin functions include I/O, power supply, clock, JTAG interface, and ground. It has 256 macrocells and is ideal for low-power, high-density applications such as communication equipment and automotive electronics. -
Manufacturer
Lattice Semiconductor Corporation is the manufacturer of the LC4256V-3TN100C. It is a multinational technology company that specializes in manufacturing programmable logic devices, programmable mixed signal and analog devices, case and power management products, and other related software. -
Application Field
The LC4256V-3TN100C is commonly used in industrial automation, telecommunications, consumer electronics, automotive, and aerospace industries for applications such as digital signal processing, image processing, data encryption, and telecommunications equipment. Its low power consumption, high performance, and versatility make it suitable for a wide range of applications requiring high-speed processing and connectivity. -
Package
The LC4256V-3TN100C chip is offered in a TQFP package type, with a form of Surface Mount, and a size of 100 pins.
私たちは高品質の製品、思いやりのあるサービス、販売後の保証を提供します
-
豊富な商品を取り揃えておりますので、お客様の様々なニーズにお応え致します。
-
最小注文数量は1個からとなります。
-
最低国際配送料は0.00ドルから
-
全商品365日品質保証